欢迎来到得力文库 - 分享文档赚钱的网站! | 帮助中心 好文档才是您的得力助手!
得力文库 - 分享文档赚钱的网站
全部分类
  • 研究报告>
  • 管理文献>
  • 标准材料>
  • 技术资料>
  • 教育专区>
  • 应用文书>
  • 生活休闲>
  • 考试试题>
  • pptx模板>
  • 工商注册>
  • 期刊短文>
  • 图片设计>
  • ImageVerifierCode 换一换

    微处理器系统结构与嵌入式系统设计答案(共25页).doc

    • 资源ID:14184529       资源大小:519.50KB        全文页数:25页
    • 资源格式: DOC        下载积分:20金币
    快捷下载 游客一键下载
    会员登录下载
    微信登录下载
    三方登录下载: 微信开放平台登录   QQ登录  
    二维码
    微信扫一扫登录
    下载资源需要20金币
    邮箱/手机:
    温馨提示:
    快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。
    如填写123,账号就是123,密码也是123。
    支付方式: 支付宝    微信支付   
    验证码:   换一换

     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。
    5、试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。

    微处理器系统结构与嵌入式系统设计答案(共25页).doc

    精选优质文档-倾情为你奉上“微处理器系统结构与嵌入式系统设计”第一章习题解答1.2 以集成电路级别而言,计算机系统的三个主要组成部分是什么?中央处理器、存储器芯片、总线接口芯片1.3 阐述摩尔定律。每18个月,芯片的晶体管密度提高一倍,运算性能提高一倍,而价格下降一半。1.5 什么是SoC?什么是IP核,它有哪几种实现形式?SoC:系统级芯片、片上系统、系统芯片、系统集成芯片或系统芯片集等,从应用开发角度出发,其主要含义是指单芯片上集成微电子应用产品所需的所有功能系统。IP核:满足特定的规范和要求,并且能够在设计中反复进行复用的功能模块。它有软核、硬核和固核三种实现形式。1.8 什么是嵌入式系统?嵌入式系统的主要特点有哪些?概念:以应用为中心,以计算机技术为基础,软硬件可裁剪,适应应用系统对功能、可靠性、成本、体积和功耗的严格要求的专用计算机系统,即“嵌入到应用对象体系中的专用计算机系统”。特点:1、嵌入式系统通常是面向特定应用的。2、嵌入式系统式将先进的计算机技术、半导体技术和电子技术与各个行业的具体应用相结合的产物。3、嵌入式系统的硬件和软件都必须高效率地设计,量体裁衣、去除冗余,力争在同样的硅片面积上实现更高的性能。4、嵌入式处理器的应用软件是实现嵌入式系统功能的关键,对嵌入式处理器系统软件和应用软件的要求也和通用计算机有以下不同点。软件要求固体化,大多数嵌入式系统的软件固化在只读存储器中;要求高质量、高可靠性的软件代码;许多应用中要求系统软件具有实时处理能力。5、嵌入式系统和具体应用有机的结合在一起,它的升级换代也是和具体产品同步进行的,因此嵌入式系统产品一旦进入市场,就具有较长的生命周期。6、嵌入式系统本身不具备自开发能力,设计完成以后用户通常也不能对其中的程序功能进行修改,必须有一套开发工具和环境才能进行开发。第二章习题答案2.2 完成下列逻辑运算(1101+1.01 = 110.01(21010.001-10.1 = 111.101(3-1011.0110 1-1.1001 = -1100.1111 1(410.1101-1.1001 = 1.01(/11 = 10001(6(-101.01/(-0.1 = 1010.12.3 完成下列逻辑运算(11011 01011111 0000 = 1111 0101(21101 00011010 1011 = 1000 0001(31010 10110001 1100 = 1011 01112.4 选择题(1下列无符号数中最小的数是( A 。A.H(1,1011,0101(01A5B.B(3764C.D(2590D.O(2下列无符号数中最大的数是( B 。A.B(B.O(227C.H(143(96D.D(3在机器数( A 中,零的表示形式是唯一的。A.补码B.原码C.补码和反码D.原码和反码(4单纯从理论出发,计算机的所有功能都可以交给硬件实现。而事实上,硬件只实现比较简单的功能,复杂的功能则交给软件完成。这样做的理由是( BCD 。A.提高解题速度B.降低成本C.增强计算机的适应性,扩大应用面D.易于制造(5编译程序和解释程序相比,编译程序的优点是( D ,解释程序的优点是( C 。A.编译过程(解释并执行过程花费时间短B.占用内存少C.比较容易发现和排除源程序错误D.编译结果(目标程序执行速度快2.5通常使用逻辑运算代替数值运算是非常方便的。例如,逻辑运算AND将两个位组合的方法同乘法运算一样。哪一种逻辑运算和两个位的加法几乎相同?这样情况下会导致什么错误发生?逻辑运算OR和两个位的加法几乎相同。问题在于多个bit的乘或加运算无法用AND或OR运算替代,因为逻辑运算没有相应的进位机制。2.6 假设一台数码相机的存储容量是256MB,如果每个像素需要3个字节的存储空间,而且一张照片包括每行1024个像素和每列1024个像素,那么这台数码相机可以存放多少张照片?每张照片所需空间为:1024*1024*3=3MB则256M可存照片数为:256MB/3MB85张。2.14某测试程序在一个40 MHz处理器上运行,其目标代码有100 000条指令,由如下各类指令及其时钟周期计数混合组成,试确定这个程序的有效CPI、MIPS的值和执行时间。 CPI=(45000/*1+(32000/*2+(15000/*2+(8000/*2=0.45*1+ 0.32*2+0.15*2+0.08*2=1.55MIPS=40/1.55=25.8执行时间T=(*1.55*(1/(40*106 =15.5/4*10(-3= 3.875*10(-3s= 3.875ms2.15 假设一条指令的执行过程分为“取指令”、“分析”和“执行”三段,每一段的时间分别为t,2t和3t。在下列各种情况下,分别写出连续执行n条指令所需要的时间表达式。(1顺序执行方式T= (t+2t+3t*n=6nt(2仅“取指令”和“执行”重叠当“取指令”和“执行”重叠时,指令的执行过程如图所示: 第1条指令执行完的时间:t1=t+2t+3t=6t第2条指令执行完的时间:t2= t1+5t=6t+5t*1第3条指令执行完的时间:t3= t2+5t=6t+5t*2第n条指令执行完的时间:tn= tn-1+t=6t+5t*(n-1=(1+5nt(3“取指令”、“分析”和“执行”重叠当“取指令”、“分析”和“执行”重叠时,指令的执行过程如图所示: 第1条指令执行完的时间:t1=t+2t+3t=6t第2条指令执行完的时间:t2= t1+3t=6t+3t*1第3条指令执行完的时间:t3= t2+3t=6t+3t*2第n条指令执行完的时间:tn= tn-1+3t=6t+3t*(n-1=(3+3nt“微处理器系统原理与嵌入式系统设计”第三章习题解答3.1处理器有哪些功能?说明实现这些功能各需要哪些部件,并画出处理器的基本结构图。处理器的基本功能包括数据的存储、数据的运算和控制等功能。其有5个主要功能:指令控制操作控制时间控制数据加工中断处理。其中,数据加工由ALU、移位器和寄存器等数据通路部件完成,其他功能由控制器实现。处理器的基本结构图如下: 3.2处理器内部有哪些基本操作?这些基本操作各包含哪些微操作?处理器内部的基本操作有:取指、间接、执行和中断。其中必须包含取指和执行。取指包含微操作有:经过多路器把程序计数器的值选送到存储器,然后存储器回送所期望的指令并将其写入指令寄存器,与此同时程序计数器值加1,并将新值回写入程序计数器。间接有4个CPU周期,包含微操作有:第1周期把指令寄存器中地址部分的形式地址转到地址寄存器中;第2周期完成从内存取出操作数地址,并放入地址寄存器;第3周期中累加器内容传送到缓冲寄存器,然后再存入所选定的存储单元。执行包含微操作有:在寄存器中选定一个地址寄存器,并通过多路器将值送到存储器;来自于存储器的数据作为ALU的一个原操作数,另一个原操作数则来自于寄存器组中的数据寄存器,它们将一同被送往ALU的输入;ALU的结果被写入寄存器组。中断包含微操作有:保护断点及现场,查找中断向量表以确定中断程序入口地址,修改程序指针,执行完毕后恢复现场及断点。3.3什么是冯·诺伊曼计算机结构的主要技术瓶颈?如何克服?冯·诺伊曼计算机结构的主要技术瓶颈是数据传输和指令串行执行。可以通过以下方案克服:采用哈佛体系结构、存储器分层结构、高速缓存和虚拟存储器、指令流水线、超标量等方法。3.5指令系统的设计会影响计算机系统的哪些性能?指令系统是指一台计算机所能执行的全部指令的集合,其决定了一台计算机硬件主要性能和基本功能。指令系统一般都包括以下几大类指令。:1数据传送类指令。(2运算类指令 包括算术运算指令和逻辑运算指令。(3程序控制类指令 主要用于控制程序的流向。(4输入/输出类指令 简称I/O 指令,这类指令用于主机与外设之间交换信息。因而,其设计会影响到计算机系统如下性能: 数据传送、算术运算和逻辑运算、程序控制、输入/输出。另外,其还会影响到运算速度以及兼容等。3.9某时钟速率为2.5GHz 的流水式处理器执行一个有150万条指令的程序。流水线有5段,并以每时钟周期1条的速率发射指令。不考虑分支指令和乱序执行带来的性能损失。a同样执行这个程序,该处理器比非流水式处理器可能加速多少? b此流水式处理器是吞吐量是多少(以MIPS 为单位?a.=51p T nmS T m n =+-串流水速度几乎是非流水线结构的5倍。b.2500MIPS p n T T =流水3.10一个时钟频率为2.5 GHz 的非流水式处理器,其平均CPI 是4。此处理器的升级版本引入了5级流水。然而,由于如锁存延迟这样的流水线内部延迟,使新版处理器的时钟频率必须降低到2 GHz 。(1 对一典型程序,新版所实现的加速比是多少? (2 新、旧两版处理器的MIPS 各是多少?(1对于一个有N 条指令的程序来说:非流水式处理器的总执行时间s N N T 990106.1105.2/(4(-=5级流水处理器的总执行时间s N N T 991104(2102/(15(-+=-+=加速比=42.310+=N N T T ,N 很大时加速比3.2 (2非流水式处理器CPI=4,则其执行速度=2500MHz/4=625MIPS 。5级流水处理器CPI=1,则其执行速度=2000 MHz /1=2000 MIPS 。3.11随机逻辑体系结构的处理器的特点是什么?详细说明各部件的作用。随机逻辑的特点是指令集设计与硬件的逻辑设计紧密相关,通过针对特定指令集进行硬件的优化设计来得到逻辑门最小化的处理器,以此减小电路规模并降低制造费用。主要部件包括:产生程序地址的程序计数器,存储指令的指令寄存器,解释指令的控制逻辑,存放数据的通用寄存器堆,以及执行指令的ALU 等几个主要部分构成。3.13 什么是微代码体系结构?微指令的作用是什么?在微码结构中,控制单元的输入和输出之间被视为一个内存系统。控制信号存放在一个微程序内存中,指令执行过程中的每一个时钟周期,处理器从微程序内存中读取一个控制字作为指令执行的控制信号并输出。微指令只实现必要的基本操作,可以直接被硬件执行。通过编写由微指令构成的微代码,可以实现复杂的指令功能。微指令使处理器硬件设计与指令集设计相分离,有助于指令集的修改与升级,并有助于实现复杂的指令。3.14微码体系结构与随机逻辑体系结构有什么区别?(1 指令集的改变导致不同的硬件设计开销。在设计随机逻辑结构时,指令集和硬件必须同步设计和优化,因此设计随机逻辑的结构比设计微码结构复杂得多,而且硬件和指令集二者中任意一个变化,就会导致另外一个变化。在微码结构中,指令设计通过为微码ROM 编写微码程序来实现的,指令集的设计并不直接影响现有的硬件设计。因此,一旦修改了指令集,并不需要重新设计新的硬件。 (2 从性能上比较随机逻辑在指令集和硬件设计上都进行了优化,因此在二者采用相同指令集时随机逻辑结构要更快一些。但微码结构可以实现更复杂指令集,因此可以用较少的指令完成复杂的功能,尤其在存储器速度受限时,微码结构性能更优。3.15说明流水线体系结构中的5个阶段的操作。能否把流水线结构分为6阶段?如果可能,试给出你的方案。流水线若分为5个阶段应包括:取指,译码,取操作数,执行,数据回写流水线若分为6个阶段应包括:取指,译码,取操作数,执行,存储器操作,数据回写5.10 用16K×1位的DRAM 芯片组成64K×8位存储器,要求: (1 画出该存储器的组成逻辑框图。(2 设存储器读/写周期为0.5S, CPU在1S内至少要访问一次。试问采用哪种刷新方式比较合理?两次刷新的最大时间间隔是多少?对全部存储单元刷新一遍所需的实际刷新时间是多少?(1组建存储器共需DRAM芯片数N=(64K*8/(16K*1=4*8(片。每8片组成16K×8位的存储区,A13A0作为片内地址,用A15、A14经2:4译码器产生片选信号,逻辑框图如下(图有误:应该每组8片,每片数据线为1根 (2设16K×8位存储芯片的阵列结构为128行×128列,刷新周期为2ms。因为刷新每行需0.5S,则两次(行刷新的最大时间间隔应小于: 为保证在每个1S内都留出0.5S给CPU访问内存,因此该DRAM适合采用分散式或异步式刷新方式,而不能采用集中式刷新方式。若采用分散刷新方式,则每个存储器读/写周期可视为1S,前0.5S用于读写,后0.5S用于刷新。相当于每1S刷新一行,刷完一遍需要128×1S=128S,满足刷新周期小于2ms的要求;若采用异步刷新方式,则应保证两次刷新的时间间隔小于15.5S。如每隔14个读写周期刷新一行,相当于每15S刷新一行,刷完一遍需要128×15S=1920S,满足刷新周期小于2ms的要求;需要补充的知识:刷新周期:从上一次对整个存储器刷新结束到下一次对整个存储器全部刷新一遍为止的时间间隔。刷新周期通常可以是2ms,4ms或8ms。DRAM一般是按行刷新,常用的刷新方式包括:集中式:正常读/写操作与刷新操作分开进行,刷新集中完成。特点:存在一段停止读/写操作的死时间,适用于高速存储器。 (DRAM共128行,刷新周期为2ms,读/写/刷新时间均为0.5S分散式:一个存储系统周期分成两个时间片,分时进行正常读/写操作和刷新操作。特点:不存在停止读/写操作的死时间,但系统运行速度降低。 (DRAM共128行,刷新周期为128s,tm=0.5S为读/写时间,tr=0.5S为刷新时间,tc=1S为存储周期异步式:前两种方式的结合,每隔一段时间刷新一次,只需保证在刷新周期内对整个存储器刷新一遍。5.11若某系统有24条地址线,字长为8位,其最大寻址空间为多少?现用 S RAM2114(1K*4存储芯片组成存储系统,试问采用线选译码时需要多少个21 14存储芯片?该存储器的存储容量=224 *8bit=16M字节需要SRAM2114(1K*4存储芯片数目:1681602/320 14MK=组片组片注:上述分析有错,采用线选译码,显然用于字选的地址线应该为10根(对应于1k的芯片存储容量,那么余下24-10=14根地址线可用于片选,因此需要SRAM2114(1K*4存储芯片数目应该为:14组*2片/组=28片。5.12 在有16根地址总线的机系统中画出下列情况下存储器的地址译码和连接图。(根据答案改的题目(1采用8K*8位存储芯片,形成64KB存储器。(2采用8K*8位存储芯片,形成32KB存储器。(3采用4K*8位存储芯片,形成16KB存储器。由于地址总线长度为16,故系统寻址空间为16264K bit =位宽位宽(18K*8位存储芯片字选地址长度为13,64KB 存储器需要8个8K*8位存储芯片,故总共需要3根地址总线用于片选,地址译码为: 其连线图如下: A0A12(28K *8位存储芯片地址长度为13,32KB 存储器需要4个8K *8位存储芯片故总共需要15根地址总线,地址译码为: 其连线图如下: A0A12(34K *8位存储芯片地址长度为12,16KB 存储器需要4个4K *8位存储芯片故总共需要14根地址总线,地址译码为: 其连线图如下: 方案一: A15A14注:Q1、Q2、Q3、Q4要有有效输出,则须C 口输入为0,此时须确保为0时C 口输入为0,则A14、A15信号线之后须用一个或门。方案二: A12注:Q0、Q1、Q2、Q3分别对应A15、A14、A13分别取000、001、010、011时的值,可通过A12进行选择,上图有错(不对应答案中的地址;上图的地址应该是:第一片0000(A15、A14、A13、A12,第二片0011(A15、A14、A13、A12,第三片0100(A15、A14、A13、A12,第四片0111(A15、A14、A13、A12;正确的连法应该是第一、二片均从Q0接,而不是分别接Q0、Q1;第三、四片均接Q1,而不是分别接Q2、Q3。若上图中片选CS低电平有效,则应该采用或门(地址会产生变动。5.13试为某8位计算机系统设计一个具有8KB ROM和40KB RAM的存储器。要求ROM用EPROM芯片2732组成,从0000H地址开始;RAM用SRAM芯片6264组成,从4000H地址开始。查阅资料可知,2732容量为4K×8(字选线12根,6264容量为8K×8(字选线13根,因此本系统中所需芯片数目及各芯片地址范围应如下表所示: 硬件连线方式之一如下图所示: 说明:8位微机系统地址线一般为16位。采用全译码方式时,系统的A 0A 12直接与6264的13根地址线相连,系统的A 0A 11直接与2732的12根地址线相连。片选信号由74LS138译码器产生,系统的A 15A 13作为译码器的输入。各芯片的数据总线(D 0D 7直接与系统的数据总线相连。 各芯片的控制信号线(RD 、WR 直接与系统的控制信号线相连。5.14试根据下图EPROM 的接口特性,设计一个EPROM 写入编程电路,并给出控制软件的流程。 +12V高位地址译码编程控制信号07D D 07A A RDEPROM 写入编程电路设计如下图所示: +12V控制软件流程: (1 上电复位;(2 OE 信号为电平”1”无效(写模式,PGM 信号为电平”0”有效(编程控制模式,软件进入编程状态,对EPROM 存储器进行写入编程操作;(3 高位地址译码信号CE 为电平”1”无效,对存储器对应0000H3FFFH 地址的数据依次进行写入操作(其中高位地址为0、低位地址013A A 从0000H 到3FFFH 依次加1写入的值为数据总线D 0D 8对应的值。(4 高位地址译码信号CE 为电平”0”有效,对存储器对应4000H7FFFH 地址的数据依次进行写入操作(其中高位地址为1,低位地址013A A 从0000H 到3FFFH 依次加1写入的值为数据总线D 0D 8对应的值。(5 存储器地址为7FFFH 时,写入操作完成,控制软件停止对EPROM 的编程状态,释放对OE 信号和PGM 信号的控制。5.15试完成下面的RAM 系统扩充图。假设系统已占用0000 27FFH 段内存地址空间,并拟将后面的连续地址空间分配给该扩充RAM 。A15 A14 A13 A12 A11 系统 A10 译码器输出 /Q0 /Q1 /Q2 /Q3 /Q4 /Q5 A15A14 00 A13 0 0 0 0 1 1 A12 0 0 1 1 0 A11 0 1 0 1 0 A10A0 1 0 1 11 0 1 地址空间 0000H07FFH 0800H0FFFH 1000H17FFH 1800H1FFFH 2000H27FFH 2800H2BFFH 2C00H2FFFH /Q6 /Q7 1 1 1 1 0 1 下面方案的问题: 1 地址不连续,驱动设计可能会比较麻烦; 2 地址重复,浪费系统地址空间; 3 不容易理解,实际上使用可能会有问题; 5.16 某计算机系统的存储器地址空间为 A8000HCFFFFH,若采用单片容量为 16K*1 位的 SRAM 芯片, (1)系统存储容量为多少? (2)组成该存储系统共需该类芯片多少个? (3)整个系统应分为多少个芯片组? (1)该计算机系统的存储器地址空间为 A8000HCFFFFH,系统存储容量为: (D0000H-A8000H´ 8bit=28000H*8bit=160KB (2)单片容量为 16K*1 为的 SRAM 芯片的存储容量为 16Kbit=2KB 组成该存储系统共需该类芯片 160KB/2KB=80 个 (3)题目未给出该系统的数据位宽为多少,此处设为 8bit 位宽 则每组芯片组需要 8 个单片容量为 16K*1 为的 SRAM 芯片 所有整个系统应分为 80/8=10 个芯片组。 5.17 由一个具有 8 个存储体的低位多体交叉存储体中,如果处理器的访存地 址为以下八进制值。求该存储器比单体存储器的平均访问速度提高多少(忽 略初启时的延时)? (1)10018,10028,10038,11008 (2)10028,10048,10068,12008 (3)10038,10068,10118,13008 此处题目有误,10018 应为 10018 ,依次类推 低位多体交叉存储体包含 8 个存储体,故处理器每次可同时访问相邻 8 个地址的数据 (1)访存地址为相邻地址,故存储器比单体存储器的平均访问速度提高 8 倍; (2)访存地址为间隔 2 个地址,故存储器比单体存储器的平均访问速度提高 4 倍; (3)访存地址为间隔 3 个地址,但访存地址转换为十进制数为 3、6、9、12、15、18、 21、24、27,分别除 8 的余数为 3、6、1、4、7、2、5、0、3,故存储器比单体存储 器的平均访问速度提高 8 倍。 注:如果是 8 体交叉存储体,则低 3 位二进制用于片选,高位用于字选。 八进制到二进制的转换为一位八进制对应于三位二进制。 (1 转为二进制则为 001 000 000 001 001 000 000 010 001 000 000 011 001 000 000 100 001 000 000 101 001 000 000 110 001 000 000 111 001 000 001 000 001 000 001 001 001 000 001 010 001 000 001 011 001 000 001 100 001 001 000 101 001 000 001 110 001 000 001 111 001 000 002 000 用于片选的低三位变化规律为 001 010 011 100 101 110 111 000 001 010 011 100 101 110 111 000 001 010 011 100 101 110 111 000 可见连续 8 个地址在同一个总线周期中可以得到访问,因此速度提高至 8 倍。 (2 分析同题(1) 用于片选的低三位地址变化规律为: 010 100 110 000 010 100 110 000 010 100 110 000 010 100 110 000 因此连续四个地址可以同时被访问,因此速度提高至 4 倍。 (3 分析同题(1) 用于片选的低三位地址变化规律为: 011 110 001 100 111 010 101 000 011 110 001 100 111 010 101 000 011 110 001 100 111 010 101 000 因此连续八个地址可以同时被访问,因此速度提高至 8 倍。 最后三位的变化规律是:3、6、9、12、15、18、21、24,除以 8 后的余数分别为:3、 6、1、4、7、2、5、0,这意味首它们的最低三位尾数(二进制)不同,因此可以同时 访问;前 8 个地址之后,后续的 8 个地址相当于:24+(3、6、9、12、15、18、21、 24) ,除以 8 后的余数分别也为 3、6、1、4、7、2、5、0,可见后续 8 个数也可以同 时被访问;余此类推,第 n 组 8 个数为 24*(n-1)+(3、6、9、12、15、18、21、 24) ,除以 8 后,余数照样按照 3、6、1、4、7、2、5、0 的规律在变化。综上所述, 速度应该提高至单存储体存储器的 8 倍。 专心-专注-专业

    注意事项

    本文(微处理器系统结构与嵌入式系统设计答案(共25页).doc)为本站会员(飞****2)主动上传,得力文库 - 分享文档赚钱的网站仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知得力文库 - 分享文档赚钱的网站(点击联系客服),我们立即给予删除!

    温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载不扣分。




    关于得利文库 - 版权申诉 - 用户使用规则 - 积分规则 - 联系我们

    本站为文档C TO C交易模式,本站只提供存储空间、用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。本站仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知得利文库网,我们立即给予删除!客服QQ:136780468 微信:18945177775 电话:18904686070

    工信部备案号:黑ICP备15003705号-8 |  经营许可证:黑B2-20190332号 |   黑公网安备:91230400333293403D

    © 2020-2023 www.deliwenku.com 得利文库. All Rights Reserved 黑龙江转换宝科技有限公司 

    黑龙江省互联网违法和不良信息举报
    举报电话:0468-3380021 邮箱:hgswwxb@163.com  

    收起
    展开